home *** CD-ROM | disk | FTP | other *** search
/ Internet Info 1994 March / Internet Info CD-ROM (Walnut Creek) (March 1994).iso / networking / ip / ka9q / aztecnos.arc / 8250.H < prev    next >
Encoding:
C/C++ Source or Header  |  1989-02-17  |  4.0 KB  |  112 lines

  1. /* Various I/O definitions specific to asynch I/O on the IBM PC */
  2. #ifndef    BAUDCLK
  3.  
  4. extern unsigned Nasy;        /* Actual number of asynch lines */
  5.  
  6. /* Output pseudo-dma control structure */
  7. struct dma {
  8.     char *data;    /* current output pointer */
  9.     unsigned short cnt;    /* byte count remaining */
  10.     char flags;    /* transmitter active */
  11. };
  12.  
  13. /* Read fifo control structure */
  14. struct fifo {
  15.     char *buf;        /* Ring buffer */
  16.     unsigned bufsize;    /* Size of ring buffer */
  17.     char *wp;        /* Write pointer */
  18.     char *rp;        /* Read pointer */
  19.     unsigned short cnt;    /* count of characters in buffer */
  20. };
  21.  
  22. /* Asynch controller control block */
  23. struct asy {
  24.     struct iface *iface;
  25.     struct fifo fifo;
  26.     struct dma dma;
  27.     unsigned addr;        /* Base I/O address */
  28.     unsigned vec;        /* Interrupt vector */
  29.     unsigned speed;        /* Line speed */
  30.     struct {        /* Previous configuration saved at startup */
  31.         void (*vec)();    /* Original interrupt vector [cs:pc] */
  32.         char mask;    /* 8259 mask */
  33.         char divh,divl;    /* baud rate divisor */
  34.         char lcr;    /* line control reg */
  35.         char ier;    /* Interrupt enable register */
  36.         char mcr;    /* modem control bits */
  37.     } save;
  38.     long rxchar;        /* Received characters */
  39.     long overrun;        /* Receiver overrun errors */
  40.     long txchar;        /* Transmitted characters */
  41. };
  42. extern struct asy Asy[];
  43.  
  44. #define    BAUDCLK    115200L        /* 1.8432 Mhz / 16 */
  45.  
  46. /* 8250 definitions */
  47. /* Control/status register offsets from base address */
  48. #define    THR    0        /* Transmitter holding register */
  49. #define    RBR    0        /* Receiver buffer register */
  50. #define    DLL    0        /* Divisor latch LSB */
  51. #define    DLM    1        /* Divisor latch MSB */
  52. #define    IER    1        /* Interrupt enable register */
  53. #define    IIR    2        /* Interrupt ident register */
  54. #define    LCR    3        /* Line control register */
  55. #define    MCR    4        /* Modem control register */
  56. #define    LSR    5        /* Line status register */
  57. #define    MSR    6        /* Modem status register */
  58.  
  59. /* 8250 Line Control Register */
  60. #define    LCR_5BITS    0    /* 5 bit words */
  61. #define    LCR_6BITS    1    /* 6 bit words */
  62. #define    LCR_7BITS    2    /* 7 bit words */
  63. #define    LCR_8BITS    3    /* 8 bit words */
  64. #define    LCR_NSB        4    /* Number of stop bits */
  65. #define    LCR_PEN        8    /* Parity enable */
  66. #define    LCR_EPS        0x10    /* Even parity select */
  67. #define    LCR_SP        0x20    /* Stick parity */
  68. #define    LCR_SB        0x40    /* Set break */
  69. #define    LCR_DLAB    0x80    /* Divisor Latch Access Bit */
  70.  
  71. /* 8250 Line Status Register */
  72. #define    LSR_DR    1    /* Data ready */
  73. #define    LSR_OE    2    /* Overrun error */
  74. #define    LSR_PE    4    /* Parity error */
  75. #define    LSR_FE    8    /* Framing error */
  76. #define    LSR_BI    0x10    /* Break interrupt */
  77. #define    LSR_THRE 0x20    /* Transmitter line holding register empty */
  78. #define    LSR_TSRE 0x40    /* Transmitter shift register empty */
  79.  
  80. /* 8250 Interrupt Identification Register */
  81. #define    IIR_IP        1    /* 0 if interrupt pending */
  82. #define    IIR_ID        6    /* Mask for interrupt ID */
  83. #define    IIR_RLS        6    /* Receiver Line Status interrupt */
  84. #define    IIR_RDA        4    /* Receiver data available interrupt */
  85. #define    IIR_THRE    2    /* Transmitter holding register empty int */
  86. #define    IIR_MSTAT    0    /* Modem status interrupt */
  87.  
  88. /* 8250 interrupt enable register bits */
  89. #define    IER_DAV    1    /* Data available interrupt */
  90. #define    IER_TxE    2    /* Tx buffer empty interrupt */
  91. #define    IER_RLS    4    /* Receive line status interrupt */
  92. #define    IER_MS    8    /* Modem status interrupt */
  93.  
  94. /* 8250 Modem control register */
  95. #define    MCR_DTR    1    /* Data Terminal Ready */
  96. #define    MCR_RTS    2    /* Request to Send */
  97. #define    MCR_OUT1 4    /* Out 1 (not used) */
  98. #define    MCR_OUT2 8    /* Master interrupt enable (actually OUT 2) */
  99. #define    MCR_LOOP 0x10    /* Loopback test mode */
  100.  
  101. /* 8250 Modem Status Register */
  102. #define    MSR_DCTS 1    /* Delta Clear-to-Send */
  103. #define    MSR_DDSR 2    /* Delta Data Set Ready */
  104. #define    MSR_TERI 4    /* Trailing edge ring indicator */
  105. #define    MSR_DRLSD 8    /* Delta Rx Line Signal Detect */
  106. #define    MSR_CTS    0x10    /* Clear to send */
  107. #define    MSR_DSR 0x20    /* Data set ready */
  108. #define    MSR_RI    0x40    /* Ring indicator */
  109. #define    MSR_RLSD 0x80    /* Received line signal detect */
  110.  
  111. #endif    /* BAUDCLK */
  112.